教学大纲
上一节
下一节
实验九.基于EDA的时钟控制电路设计
(一)实验类型:设计
(二)实验目的
(1) 掌握时序逻辑电路设计的方法。
(2) 掌握触发器、计数器、译码器、数码管在quatrusII中的使用方法。
(三)实验内容
设计一个能放过一串可预置个数的时钟脉冲信号的控制器
(四)实验要求
1.根据任务要求设计电路原理框图
2.根据原理框图在EDA软件上完成具体电路设计
3.完成电路的编译,下载、调试
(五)主要仪器设备
FPGA开发板、电脑

