目录

  • 1 第一部分 FPGA技术
    • 1.1 第1模块 FPGA技术概述及发展趋势
    • 1.2 VIVADO应用向导
    • 1.3 章节测验
  • 2 第二部分Verilog HDL基本语法(组合部分)
    • 2.1 第2模块  Verilog HDL基本结构
    • 2.2 第3模块 组合逻辑电路设计方法
    • 2.3 第4模块 Testbench的设计方法
    • 2.4 章节测验
  • 3 第三部分VerilogHDL基本语法(时序部分)
    • 3.1 第6模块 分频器电路设计方法
    • 3.2 第7模块  状态机电路设计
    • 3.3 第8模块 循环和任务与函数
    • 3.4 第9模块 变量类型与运算规则
    • 3.5 第5模块 时序逻辑电路设计方法
    • 3.6 章节测验
  • 4 第四部分IP核技术及应用
    • 4.1 第8模块 IP核应用
    • 4.2 第9模块 用户自定义IP核
    • 4.3 章节测验
  • 5 第五部分应用项目设计举例
    • 5.1 第11模块 电子时钟设计
    • 5.2 第12模块  ADC控制接口电路设计
    • 5.3 第13模块  交通灯控制电路设计9周
    • 5.4 第13模块 波形发生器电路设计
    • 5.5 第14模块  串口时序电路设计
    • 5.6 第17模块 VGA时序接口电路设计14周1
    • 5.7 章节测验
  • 6 第六部分实践
    • 6.1 实验1 4个LED灯第隔1秒亮灭设计
    • 6.2 实验3  按键输入数码管显示设计实验
    • 6.3 实验4  Testbench仿真设计实验
    • 6.4 实验5 4个LED灯流水显示设计实验说明
    • 6.5 实验6 交通灯控制数码管显示设计实验
    • 6.6 实验7_序列检测设计实验
    • 6.7 实验8  偶数倍分频器IP核设计实验
    • 6.8 实验9_DDS正弦信号发生器设计实验
    • 6.9 实验10_电子时钟设计实验
    • 6.10 FPGA设计思路
第9模块 变量类型与运算规则