数字电子技术基础

数电教学组

目录

  • 1 绪论-数字电子技术概况
    • 1.1 数字量和模拟量
    • 1.2 电子技术的发展历程
    • 1.3 课程的基本任务
  • 2 信息和编码
    • 2.1 信息与编码
    • 2.2 二进制的补码
    • 2.3 二进制补码运算的符号位
    • 2.4 二进制的编码
    • 2.5 用电压来表达信息
    • 2.6 电压信号的离散化
  • 3 逻辑代数基础
    • 3.1 逻辑代数概述
    • 3.2 逻辑代数的三种基本运算
    • 3.3 几种常用的复合逻辑运算
    • 3.4 逻辑代数的基本公式和常用公式
    • 3.5 逻辑代数的基本定理
    • 3.6 逻辑函数及其表示方法
    • 3.7 逻辑函数形式的变换
    • 3.8 逻辑函数的化简
    • 3.9 逻辑函数的最小项之和
    • 3.10 逻辑函数的最大项之积
    • 3.11 最小项和最大项的关系
    • 3.12 逻辑函数的卡诺图
    • 3.13 卡诺图化简法
    • 3.14 具有无关项的逻辑函数及其化简
  • 4 门电路
    • 4.1 门电路概述
    • 4.2 二极管
      • 4.2.1 半导体二极管的开关特性
      • 4.2.2 二极管与门
      • 4.2.3 二极管或门
      • 4.2.4 二极管门电路的缺点
    • 4.3 MOS管
      • 4.3.1 MOS管的基本构造和工作原理
      • 4.3.2 MOS管的开关特性
      • 4.3.3 MOS管的工作特性曲线
    • 4.4 CMOS反相器
      • 4.4.1 CMOS反相器的电路结构和工作原理
      • 4.4.2 CMOS反相器的电压电流传输特性
      • 4.4.3 CMOS反相器的静态输入输出特性
      • 4.4.4 CMOS反相器的动态特性
      • 4.4.5 CMOS反相器的总功耗
    • 4.5 CMOS门电路
      • 4.5.1 其他逻辑功能的CMOS门电路
      • 4.5.2 带缓冲级的CMOS门电路
      • 4.5.3 漏极开路的门电路
      • 4.5.4 CMOS传输门和三态门
    • 4.6 TTL反相器
      • 4.6.1 双极型三极管的输入输出特性
      • 4.6.2 双极型三极管的基本开关电路
      • 4.6.3 双极型三极管的开关等效电路、三极管反相器
      • 4.6.4 TTL反相器的电路结构
      • 4.6.5 TTL反相器的工作原理
      • 4.6.6 TTL反相器中的几个 问题和输入噪声容限
      • 4.6.7 TTL反相器的输入输出特性
      • 4.6.8 TTL反相器的输入端负载特性
      • 4.6.9 TTL反相器的扇出系数
      • 4.6.10 TTL反相器的传输延迟时间
      • 4.6.11 TTL反相器的交流噪声容限
      • 4.6.12 电源的动态尖峰电流
      • 4.6.13 其他逻辑功能的TTL门电路
      • 4.6.14 集电极开路输出的门电路
      • 4.6.15 三态输出门
      • 4.6.16 实验一:与非门电压传输特性曲线的观测
      • 4.6.17 实验二:与非门传输延迟时间的测量
  • 5 组合逻辑电路
    • 5.1 组合逻辑电路的特点
    • 5.2 组合逻辑电路的方法
      • 5.2.1 组合逻辑电路的分析方法
      • 5.2.2 组合逻辑电路的设计方法
    • 5.3 编码器&译码器&数据选择器
      • 5.3.1 若干常用组合逻辑电路:普通编码器
      • 5.3.2 优先编码器
      • 5.3.3 优先编码器的扩展
      • 5.3.4 二十进制优先编码器
      • 5.3.5 译码器
      • 5.3.6 二进制译码器的扩展
      • 5.3.7 显示译码器
      • 5.3.8 显示译码器附加控制端的作用
      • 5.3.9 用译码器设计组合逻辑电路
      • 5.3.10 数据选择器
      • 5.3.11 用数据选择器设计组合电路
      • 5.3.12 加法器
      • 5.3.13 多位加法器
      • 5.3.14 用加法器设计组合电路
      • 5.3.15 数值比较器
    • 5.4 竞争-冒险现象
      • 5.4.1 组合逻辑电路中的竞争-冒险现象
      • 5.4.2 消除竞争-冒险现象的方法
    • 5.5 可编程器件及EDA1
  • 6 触发器
    • 6.1 触发器的由来
    • 6.2 门电路与触发器的关系
    • 6.3 基本RS锁存器
    • 6.4 电平触发的SR触发器及D触发器
    • 6.5 脉冲触发的触发器
    • 6.6 边沿触发的触发器
    • 6.7 触发器的逻辑功能及其描述方法
    • 6.8 触发器的动态特性
  • 7 时序逻辑电路
    • 7.1 时序逻辑电路概述
    • 7.2 时序电路的一般结构形式与功能描述方法
    • 7.3 时序电路的分类
    • 7.4 时序电路的分析方法
    • 7.5 寄存器
    • 7.6 移位寄存器
    • 7.7 计数器概述、同步二进制加减法计数器
    • 7.8 同步计数器与异步计数器
    • 7.9 同步十进制加减法计数器、十进制可逆计数器
    • 7.10 任意进制计数器的构成方法
    • 7.11 计数器应用举例
    • 7.12 时序逻辑电路的设计方法
    • 7.13 时序逻辑电路的动态特性分析
  • 8 半导体存储器
    • 8.1 半导体存储器绪论
    • 8.2 半导体存储器概述和分类
    • 8.3 ROM的结构和工作原理
    • 8.4 可编程ROM
    • 8.5 RAM的结构和工作原理
    • 8.6 存储器容量的扩展
    • 8.7 用存储器实现组合逻辑电路
  • 9 可编程逻辑器件
    • 9.1 可编程逻辑器件概述
    • 9.2 可编程逻辑器件
  • 10 脉冲波形的产生和整形
    • 10.1 脉冲波形的产生和整形概述
    • 10.2 门电路组成的施密特触发器
    • 10.3 集成施密特触发器
    • 10.4 施密特触发器的主要特点和应用
    • 10.5 积分型单稳态触发器
    • 10.6 微分型单稳态触发器
    • 10.7 集成单稳态触发器
    • 10.8 用施密特触发器构成的多谐振荡器
    • 10.9 对称式多谐振荡器与非对称式多谐振荡器
    • 10.10 环形振荡器
    • 10.11 石英晶体多谐振荡器
    • 10.12 脉冲电路的分析方法
    • 10.13 555定时器、556定时器、557定时器
  • 11 数-模和模-数转换
    • 11.1 数模和模数转换概述
    • 11.2 电阻网络D_A转换器
    • 11.3 A_D转换的基本原理
    • 11.4 采样保持电路
    • 11.5 并联比较型A_D转换器
    • 11.6 反馈比较型A_D转换器
    • 11.7 双积分型和V-F型A_D转换器
    • 11.8 概述、电路设计及功能仿真
    • 11.9 指定芯片及时序仿真
    • 11.10 选外设(自动化)、锁定引脚并生成下载文件
    • 11.11 用Verilog描述状态机电路
    • 11.12 电路扩展设计
可编程逻辑器件

高端医疗器械工程师学院必修在线课程


可编程逻辑器件-FPLA_PAL_GAL


可编程逻辑器件-EPLD_CPLD_FPGA


可编程逻辑器件-ISPGDS、PLD的使用